有关DSP翻译,懂英文的来!谢谢Example 7–56. SRCCD Instruction With a 3-Cycle LatencyRPTB endloop–1...SRCCD *AR3, ALEQ ;This ensures that current value ofNOP ; BRC will be written to memory.NOPNOPendloop:There is also a 5-to-6-cycle latenc

来源:学生作业帮助网 编辑:作业帮 时间:2024/04/30 11:16:16
有关DSP翻译,懂英文的来!谢谢Example 7–56. SRCCD Instruction With a 3-Cycle LatencyRPTB endloop–1...SRCCD *AR3, ALEQ ;This ensures that current value ofNOP ; BRC will be written to memory.NOPNOPendloop:There is also a 5-to-6-cycle latenc

有关DSP翻译,懂英文的来!谢谢Example 7–56. SRCCD Instruction With a 3-Cycle LatencyRPTB endloop–1...SRCCD *AR3, ALEQ ;This ensures that current value ofNOP ; BRC will be written to memory.NOPNOPendloop:There is also a 5-to-6-cycle latenc
有关DSP翻译,懂英文的来!谢谢
Example 7–56. SRCCD Instruction With a 3-Cycle Latency
RPTB endloop–1
...
SRCCD *AR3, ALEQ ;This ensures that current value of
NOP ; BRC will be written to memory.
NOP
NOP
endloop:
There is also a 5-to-6-cycle latency when writing a new value to BRC from within
a RPTB loop. The latencies described in Table 7–25 are relevant only if BRC
is modified while a RPTB loop is active. See Example 7–57 for details.
Table 7–25. Latencies for Updating BRC From Within an RPTB Loop
Instruction Latency
STM #lk, BRC
ST #lk, BRC
MVDK Smem, BRC
MVMD MMR, BRC
The next 5 instruction words must not contain
the last instruction in the RPTB loop.
All other instructions that modify
BRC
The next 6 instruction words must not contain
the last instruction in the RPTB loop.
Example 7–57. Modifying BRC From Within an RPTB Loop
RPTB endloop–1
...
XC 2, Condition ; If Condition is evaluated as
MVDK 5h, BRC ; true, write the new count value
; to BRC.
LD *AR1+, A ; These six instructions provide
ADD *AR2–, A ; sufficient latency for the new
SUB *AR3+, A ; BRC value to take effect before
LD *AR4+, T ; the next iteration begins.
MPYA A
STL A, *AR3+
endloop:
7.5.8.2 Deactivating the Block-Repeat Active Flag (BRAF)
The C54x DSP sets the block-repeat active flag (BRAF) to 1 to indicate that
the repeat-block loop is active. BRAF is set or cleared in the decode stage of
the first instruction of the repeat-block loop during the last loop iteration
(BRC = 0). BRAF is tested by the device at the end of each loop iteration to
determine whether the next prefetch will be from the top of the loop or not.
270
麻烦哪位大侠帮忙翻译下,翻译错误一些没关系,但是要和原本的的格式对应一点,看起来漂亮一点就行

有关DSP翻译,懂英文的来!谢谢Example 7–56. SRCCD Instruction With a 3-Cycle LatencyRPTB endloop–1...SRCCD *AR3, ALEQ ;This ensures that current value ofNOP ; BRC will be written to memory.NOPNOPendloop:There is also a 5-to-6-cycle latenc
例子7–56.与3周期潜伏的SRCCD指示
RPTB endloop–1

SRCCD *AR3,ALEQ; 这保证那个当前值
NOP; BRC给记忆将被写.
NOP
NOP
endloop :当写新的价值给BRC从的内部时,There也是5对6周期潜伏a RPTB圈.在表描述的潜伏7–25里是相关的,只有当BRC 修改过的is,当RPTB圈是活跃的时.看见例子7–57关于细节.
Table 7–25.更新的BRC潜伏从RPTB圈的内部Instruction潜伏
STM #lk,BRC
ST #lk,BRC
MVDK Smem,BRC
MVMD MMR,BRC
The其次5个做指令的字不能包含
the持续在RPTB圈的指示.
All修改的其他指示
BRC
The其次6个做指令的字不能包含
the持续在RPTB圈的指示.
Example 7–57.从RPTB圈的内部修改BRC
RPTB endloop–1

XC 2,情况; 如果情况被评估
MVDK 5h,BRC; 配齐,写新的计数值
; 对BRC.
LD *AR1+,A; 这六指示提供
ADD *AR2–,A; 新的充足的潜伏
SUB *AR3+,A; 以前起作用的BRC价值
LD *AR4+,T; 下叠代开始.
MPYA A
STL A,*AR3+
endloop :
7.5.8.2撤销阻拦重复活跃旗子(BRAF)
The C54x DSP设置阻拦重复活跃旗子(BRAF)到1表明那
the重复阻拦圈是活跃的.BRAF在解码阶段被设置或被清除 在最后圈叠代期间,the第一指示重复阻拦圈 (BRC = 0).BRAF由设备测试在每圈叠代的结尾对的determine是否下先提取将是从圈的顶端.
270

例如7-56 。 SRCCD教学有了一个3周潜伏期
RPTB endloop - 1
...
SRCCD * AR3 , ALEQ ;这将确保当前值
安乐死;溴隐停会被写入内存。
安乐死
安乐死
endloop :
也有5至6周潜伏期写作时一个新的价值,从内部溴隐停
1 RPTB循环。在潜伏期中描述表相关的7...

全部展开

例如7-56 。 SRCCD教学有了一个3周潜伏期
RPTB endloop - 1
...
SRCCD * AR3 , ALEQ ;这将确保当前值
安乐死;溴隐停会被写入内存。
安乐死
安乐死
endloop :
也有5至6周潜伏期写作时一个新的价值,从内部溴隐停
1 RPTB循环。在潜伏期中描述表相关的7月25日只有溴隐停
修改而RPTB环活跃。见例7-57的细节。
表7月25日。潜伏期为更新溴隐停从内环路RPTB
教学延迟
扫描隧道显微镜#路,溴隐停
意法半导体#路,溴隐停
MVDK Smem ,溴隐停
MVMD孕产妇死亡率,溴隐停
在未来5指令的话必须不包含
过去教学中的RPTB循环。
所有其他的指示,修改
溴隐停
接下来的6指令的话必须不包含
过去教学中的RPTB循环。
例如7-57 。修改溴隐停从内环路RPTB
RPTB endloop - 1
...
越野2 ,条件;如果条件被评价为
MVDK有保障,溴隐停;真实,写入新的计数价值
;以溴隐停。
劳工处* AR1 + ,一个;这六个指示提供
地址* AR2 ,一个;足够的潜伏期为新
小组* AR3 + ,一个;溴隐停价值才能生效之前
劳工处*第四次评估报告+ , Ť ;下一代开始。
MPYA阿
阿的STL , * AR3 +
endloop :
7.5.8.2停用的块重复主动旗( BRAF )
在C54x DSP的集块重复积极旗( BRAF ) 1 ,表明
重复块循环活跃。 BRAF设置或清除在解码阶段
第一次指令的重复循环阻滞在过去的循环迭代
(溴隐停= 0 ) 。 BRAF是测试器件在每年年底向循环迭代
确定明年预取将来自上方的循环或没有。
270

收起

例如7-56 。 SRCCD教学有了一个3周潜伏期
RPTB endloop - 1
...
SRCCD * AR3 , ALEQ ;这将确保当前值
安乐死;溴隐停会被写入内存。
安乐死
安乐死
endloop :
也有5至6周潜伏期写作时一个新的价值,从内部溴隐停
1 RPTB循环。在潜伏期中描述表相关的7月25日只有溴隐停...

全部展开

例如7-56 。 SRCCD教学有了一个3周潜伏期
RPTB endloop - 1
...
SRCCD * AR3 , ALEQ ;这将确保当前值
安乐死;溴隐停会被写入内存。
安乐死
安乐死
endloop :
也有5至6周潜伏期写作时一个新的价值,从内部溴隐停
1 RPTB循环。在潜伏期中描述表相关的7月25日只有溴隐停
修改而RPTB环活跃。见例7-57的细节。
表7月25日。潜伏期为更新溴隐停从内环路RPTB
教学延迟
扫描隧道显微镜#路,溴隐停
意法半导体#路,溴隐停
MVDK Smem ,溴隐停
MVMD孕产妇死亡率,溴隐停
在未来5指令的话必须不包含
过去教学中的RPTB循环。
所有其他的指示,修改
溴隐停
接下来的6指令的话必须不包含
过去教学中的RPTB循环。
例如7-57 。修改溴隐停从内环路RPTB
RPTB endloop - 1
...
越野2 ,条件;如果条件被评价为
MVDK有保障,溴隐停;真实,写入新的计数价值
;以溴隐停。
劳工处* AR1 ,一个;这六个指示提供
地址* AR2 ,一个;足够的潜伏期为新
小组* AR3 ,一个;溴隐停价值才能生效之前
劳工处*第四次评估报告, Ť ;下一代开始。
MPYA阿
阿的STL , * AR3
endloop :
7.5.8.2停用的块重复主动旗( BRAF )
在C54x DSP的集块重复积极旗( BRAF ) 1 ,表明
重复块循环活跃。 BRAF设置或清除在解码阶段
第一次指令的重复循环阻滞在过去的循环迭代
(溴隐停= 0 ) 。 BRAF是测试器件在每年年底向循环迭代
确定明年预取将来自上方的循环或没有。
270

收起

例7 - 56 .指导和3-Cycle SRCCD延迟
RPTB endloop-1
……
SRCCD * AR3 ALEQ;这是确保,目前的价值
NOP市场调查公司,BRC将写来的记忆。
NOP市场调查公司
NOP市场调查公司
endloop .
还有一个5-to-6-cycle延迟当写一份新的价值零...

全部展开

例7 - 56 .指导和3-Cycle SRCCD延迟
RPTB endloop-1
……
SRCCD * AR3 ALEQ;这是确保,目前的价值
NOP市场调查公司,BRC将写来的记忆。
NOP市场调查公司
NOP市场调查公司
endloop .
还有一个5-to-6-cycle延迟当写一份新的价值零售商从内
一个RPTB循环。描述了latencies表7 - 25是有关只有零售商
被修改而RPTB循环是活跃的。例7 - 57看到更多详情。
表7 - 25 .Latencies更新零售商从一个RPTB循环
指令的延迟
STM #路、零售商和供应商
圣号路、零售商和供应商
MVDK Smem、零售商和供应商
MVMD注射MMR,零售商
接下来的5说明文字不能包含
最后的指令在RPTB循环。
所有其他的指令修改
零售商
接下来的六个说明文字不能包含
最后的指令在RPTB循环。
例7 - 57页。在一个RPTB修改BRC的循环
RPTB endloop-1
……
2、条件;若世界为条件
MVDK宫老家肯定,BRC;真正的价值,撰写新数
;零售商。
LD *报告书表AR1副本+,六个指令;提供
加入* AR2 -、;足够的延迟
次级* AR3 +,BRC的价值;生效
LD * AR4 +、T、迭代开始。
MPYA一个
STL一、* AR3 +
endloop .
7.5.8.2 Block-Repeat活性而使其无害的活性(BRAF)。
这个C54x DSP集block-repeat活跃的国旗(BRAF)到1来显示
这个repeat-block循环是活跃的。是集或清除BRAF在解码阶段
第一个指令的repeat-block环在过去的循环迭代过程
(BRC = 0)。该设备测试BRAF每循环迭代过程
决定是否将从明年预先撷取的循环。
270

收起

有关DSP翻译,懂英文的来!谢谢Example 7–56. SRCCD Instruction With a 3-Cycle LatencyRPTB endloop–1...SRCCD *AR3, ALEQ ;This ensures that current value ofNOP ; BRC will be written to memory.NOPNOPendloop:There is also a 5-to-6-cycle latenc 在线等--我们论文要一篇外文翻译,有关dsp或者2fsk的都可以.翻译后汉字要3000字.谢谢了很急,希望可以帮忙!我毕业设计做的是基于DSP的2FSK调制解调器的设计。如果有这方面的英文文献和翻译, 求高手翻译一篇英文论文~关于DSP应用的~ 懂英文的来帮我翻译下,谢谢 DSP的全称是什么?英文全称是什么? DSP中的XINTF的英文全称是什么?有什么作用? 关于DSP的定义DSP到底是什么来的?和汇编语言\C语言有什么差别 请教各位大侠,汽车上的英文缩写是什么意思?PWR,MUT,BND,AMS,LOU,PTY/RL,SEL/AF,DSP,INT,RPT,RDM, 急,谢谢 DSP的问题 DSP乘法器的定义 DSP的全称是什么? 有关【分享】这个话题的名人名言 请附上英文的翻译谢谢... 懂英语的来帮我翻译段英文!谢谢``I do everying for everying for you 有关通信工程的英文文献(2000字左右)有中英翻译来一篇, 懂英文的朋友来帮解析孤男寡女翻译英文孤翻译英文寡翻译英文 急需有关肯尼迪和林肯的英文文章任何有关肯尼迪和林肯的英文文章 最好有翻译谢谢了 还有别的吗 使用DSP进行FFT运算有什么优点恩,可不可以根据dsp的结构来分析一下速度快的原因? DSP项目开发步骤我是DSP初学者,我负责DSP软件开发,在硬件电路设计好的基础上,我从哪儿入手?怎么一步步的来?也就是步骤是怎样的?